X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
帮助中心 | 关于我们
欢迎来到合肥巢湖经开区网上技术交易平台,请 登录 | 注册
尊敬的 , 欢迎光临!  [会员中心]  [退出登录]
当前位置: 首页 >  科技成果  > 详细页

[00646867]数字电荷耦合逻辑(DCCL)加法器研制

交易价格: 面议

所属行业:

类型: 非专利

交易方式: 资料待完善

联系人:

所在地:

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
|
收藏
|

技术详细介绍

近年来人们一直在研究如何将CCD优秀器件用于数字计算机的问题。76年年国际上有所突破,而在集成电路中形成了新的分支-DCCL。但目前国际上提出的DCCL全加器存在着结构复杂、时钟脉冲多而复杂的缺点。南京大学提出了对DCCL全加器的改进设想,并在国内首次制成了DCCL二位加法器,观察到加法器的全部功能。改进后的全加器存贮栅从7个减至4个,时钟脉冲从4个以上减至3个,且其中两个和一般两相CCD的时钟脉冲完全一致。这不仅给制造和使用带来的方便,而且对发展CCD与DCCL相结合的单片计算机有重要意义。
近年来人们一直在研究如何将CCD优秀器件用于数字计算机的问题。76年年国际上有所突破,而在集成电路中形成了新的分支-DCCL。但目前国际上提出的DCCL全加器存在着结构复杂、时钟脉冲多而复杂的缺点。南京大学提出了对DCCL全加器的改进设想,并在国内首次制成了DCCL二位加法器,观察到加法器的全部功能。改进后的全加器存贮栅从7个减至4个,时钟脉冲从4个以上减至3个,且其中两个和一般两相CCD的时钟脉冲完全一致。这不仅给制造和使用带来的方便,而且对发展CCD与DCCL相结合的单片计算机有重要意义。

推荐服务:

Copyright    ©    2016    合肥巢湖经开区网上技术交易平台    All Rights Reserved

皖ICP备15001458号

运营商:科易网