X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
帮助中心 | 关于我们
欢迎来到合肥巢湖经开区网上技术交易平台,请 登录 | 注册
尊敬的 , 欢迎光临!  [会员中心]  [退出登录]
当前位置: 首页 >  科技成果  > 详细页

[00302012]对待检信号相位无敏感性的同频Duffing振子及构建方法

交易价格: 面议

所属行业: 检测仪器

类型: 发明专利

技术成熟度: 正在研发

专利所属地:中国

专利号:CN200810209736.4

交易方式: 技术转让 技术转让 技术入股

联系人: 哈尔滨工程大学

进入空间

所在地:黑龙江哈尔滨市

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
|
收藏
|

技术详细介绍

摘要:本发明提供的是一种对待检信号相位无敏感性的同频Duffing振子及构建方法。包括差分放大单元、摸-数转换单元、后置配置单元、智能处理单元和时钟源;差分放大单元把输入信号x(t)转换为差分信号;摸-数转换单元把x(t)转换为14位的二进制数字信号,转换时钟由智能处理单元提供,频率根据待检信号确定;后置配置单元为智能处理单元提供后置配置,软件下载使用JTAG方式;智能处理单元为FPGA或SOPC芯片,实现同频Duffing振子,算法采用VHDL语言和μ/COSII嵌入式汇编语言实现;时钟源为智能处理单元提供系统时钟。本发明提供一种具有与现有混沌振子皆然不同性质的新型同频Duffing振子,其构建该同频Duffing振子的思想对发展和丰富混沌振子构建理论将会起到积极的推动作用。
摘要:本发明提供的是一种对待检信号相位无敏感性的同频Duffing振子及构建方法。包括差分放大单元、摸-数转换单元、后置配置单元、智能处理单元和时钟源;差分放大单元把输入信号x(t)转换为差分信号;摸-数转换单元把x(t)转换为14位的二进制数字信号,转换时钟由智能处理单元提供,频率根据待检信号确定;后置配置单元为智能处理单元提供后置配置,软件下载使用JTAG方式;智能处理单元为FPGA或SOPC芯片,实现同频Duffing振子,算法采用VHDL语言和μ/COSII嵌入式汇编语言实现;时钟源为智能处理单元提供系统时钟。本发明提供一种具有与现有混沌振子皆然不同性质的新型同频Duffing振子,其构建该同频Duffing振子的思想对发展和丰富混沌振子构建理论将会起到积极的推动作用。

推荐服务:

Copyright    ©    2016    合肥巢湖经开区网上技术交易平台    All Rights Reserved

皖ICP备15001458号

运营商:科易网